设为主页  加入收藏
 
·I2S数字功放IC/内置DSP音频算法功放芯片  ·马达驱动IC  ·2.1声道单芯片D类功放IC  ·内置DC/DC升压模块的D类功放IC  ·锂电充电管理IC/快充IC  ·无线遥控方案  ·直流无刷电机驱动芯片
当前位置:首页->方案设计
信号链基础之时钟抖动解秘
文章来源: 更新时间:2011/5/23 14:30:00
在线咨询:
给我发消息
李湘宁 2850985550
给我发消息
张代明 3003290139
给我发消息
鄢先辉 2850985542
13713728695
 

用于在更远距离对日益增长的海量数据进行传输的一些标准不断出现。来自各行业的工程师们组成了各种委员会和标准机构,根据其开发标准的目标(数据吞吐量和通信距离)确定抖动预算;同时还要考虑到组成通信链路的模块的局限性。本文介绍时钟抖动高速链路性能的影响。我们将重点介绍抖动预算基础。

 

 

图1:通信链路—抖动组件


图1:通信链路—抖动组件

 

图 1显示了集成有一个嵌入式时钟的典型高速通信链路。每个子系统(时钟、发送器、通道和接收机)都会对整体抖动预算的增加产生影响。子系统抖动包括一个决定性(DJ)组件和一个随机组件(RJ),如图1所示。为了实现可接受的通信效果,必须满足下列条件:

 

 

信号链基础之时钟抖动解秘

 

方程式1

 

 

其中:TJSYS是总抖动,而1UI为1个单位时间间隔(1比特时间)

 

总抖动(TJ)包括每个子系统决定性抖动和随机抖动的和。由于随机抖动自身的属性,进行这种求和时需要特别注意。随机抖动呈现高斯(随机)分布,并且无边界。因此,随机抖动可表示为一个RMS值,并且在规定测量/整合带宽范围内对其进行估算。例如,图1所示接收机的抖动测量带宽便为f2 - f1(参见图 2)。这是因为接收机锁相环路(PLL)追踪 f1 以下的抖动(从而排斥它),而发射PLL的频率上限为f2。从接收机的角度来看,使链路性能降低的随机抖动降至这些限制之间。

 

 

图2高速通信链路—随机抖动测量带宽


图 2高速通信链路—随机抖动测量带宽

 

由于随机抖动是随机过程产生的结果,系统总随机抖动的计算需要进行方和根 (RSS) 计算,如方程式2所示:

 

 

信号链基础之时钟抖动解秘

 

方程式2

 

 

决定性抖动源和的计算很简单:

 

 

信号链基础之时钟抖动解秘

 

方程式3

 

 

最后,可对系统总抖动进行估算,由此可以实现链路预算;但是,还需要做更多的工作。这种计算涉及统计数学。需要用到一种被称之为 Q 因数的参数(参见表 1)。Q 因数的大小具体取决于误码率 (BER),同时还要根据链路性能/可靠性目标来选择。由于随机抖动的无边界属性,(最终)会出现误码。例如,10-8 的 BER 意味着,每发送 100,000,000 比特便会有一个比特被错误解释。现代的通信系统通常会要求一个达到或者超过 10-12 以上的 BER。

 

系统总抖动(以及链路预算)可使用方程式 4 计算得到:

 

 

信号链基础之时钟抖动解秘

 

方程式4

 

 

例如,10-14的BER时,总抖动为:

 

 

信号链基础之时钟抖动解秘

 

方程式5

 

 

表1 Q因数和误码率

 

 


 

本文讨论了构成总抖动预算的一些参数。

 
 
 
·蓝牙音箱的音频功放/升压/充电管
·单节锂电内置升压音频功放IC选型
·HT7179 12V升24V内置
·5V USB输入、三节锂电升压型
·网络主播声卡专用耳机放大IC-H
 
M12269 HT366 ACM8629 HT338 

业务洽谈:手机:13713728695(微信同号)   QQ:3003207580  EMAIL:panbo@szczkjgs.com   联系人:潘波

地址:深圳市宝安西乡航城大道航城创新创业园A5栋307/309

版权所有:深圳市永阜康科技有限公司  备案号:粤ICP备17113496号