设为主页  加入收藏
 
·I2S数字功放IC/内置DSP音频算法功放芯片  ·马达驱动IC  ·2.1声道单芯片D类功放IC  ·内置DC/DC升压模块的D类功放IC  ·锂电充电管理IC/快充IC  ·无线遥控方案
当前位置:首页->方案设计
ADC需要采样保持器的原因及采样ADC的工作原理
文章来源:永阜康科技 更新时间:2021/12/29 10:19:00
在线咨询:
给我发消息
小鄢 2850985542
给我发消息
姚红霞 3003214837
给我发消息
张代明 3003290139
13713728695
 

如今大多数ADC芯片里都集成了采样保持功能,以便更好地处理交流信号,这种类型的ADC我们叫做采样ADC,可是早些时候的ADC并非采样类型,而只是一个简单的编码器。


非采样ADC的一个缺点是,如果在A-to-D的转换期间内,输入信号变化超过了1 LSB ,则输出数字码会出现较大的误差,多数ADC或多或少都会遇到这样的问题。下面通过一个简单计算来说明非采样ADC的输入频率限制。


图1 非采样ADC(编码器)的输入频率限制

因此,如果ADC的分辨率N=12且在转换时间内(dt=8 μs)允许输入信号出现1 LSB的变化,即dv=q,则通过上式得到最大的输入频率为:


这表明虽然该ADC支持100 ksps的采样率,但当输入信号的频率超过9.7 Hz时,非采样ADC将出现明显的转换误差。通过上面分析,非采样ADC的输入频率受到限制,而使用采样保持器(SHA)的采样ADC可缓解该问题。


带SHA的采样ADC工作示意图

如图2所示,理想SHA由简单开关SW、保持电容C以及驱动电容和后级电路的高输入阻抗缓冲器组成。其中开关SW用于采样和保持模式的切换,保持电容C用于储存输入信号的瞬时值。驱动C的高输入阻抗缓冲器用于提供电流增益对保持电容充电,而驱动后级的高输入阻抗缓冲器是为了防止SHA在保持模式下C放电超过1 LSB。

采样ADC的工作原理:采样模式下,SHA对信号进行采样;保持模式期间内保持信号恒定。调整时序,使得后级的ADC编码器在保持时间内对保持的信号进行A-to-D转换,由于保持模式下信号几乎不变,因此ADC可以处理快速变化的高频信号,处理的频率上限不由编码器决定,而是取决于SHA的孔径抖动、带宽和失真等性能。

回到上面的计算,SHA在2 μs内进行信号采样,而编码器在后面8 μs中进行A-to-D的转换,因此采样总周期仍为10 μs,满足100 ksps的采样率要求,但此时采样ADC在理想情况下可处理50 kHz的输入频率。

总结一下,输入交流信号频率高,变化快,输出数据存在较大的转换误差,ADC理论处理的上限频率低。前端SHA可缓解此问题,ADC仅转换保持时间内的信号,因此可处理快信号,上限频率限制由SHA的性能决定。

 
 
 
    您可能对以下产品感兴趣  
产品型号 功能介绍 兼容型号 封装形式 工作电压 备注
HT91808 HT91808是一款单端模拟输入24位, 96千赫立体声A / D转换器 PCM1808 TSSOP-14 2.7V-3.3V 单端输入的99dB SNR立体声ADC
HT5010 HT5014/5/8系列产品是一款低成本的立体声DA转换 器,内部集成了内插滤波器、DA转换器和输出模拟 滤波等电路。其可支持多种音频数字输入格式,最大 支持24-bit字节。 CS4344/ES7144/MS4344 MSOP-10 3.3V 24-Bit, 192kHz立体声D/A数模转换器
 
 
    相关产品  
PCM1808/HT91808(具有单端输入的99dB SNR立体声ADC)
ES7243/HT5943(低功耗89dB SNR立体声ADC数模转换器)
 
 
·蓝牙音箱的音频功放/升压/充电管
·单节锂电内置升压音频功放IC选型
·HT7179 12V升24V内置
·5V USB输入、三节锂电升压型
·网络主播声卡专用耳机放大IC-H
 
M12269 HT366 ACM8629 HT338 

业务洽谈:手机:13713728695(微信同号)   QQ:3003207580  EMAIL:panbo@szczkjgs.com   联系人:潘波

地址:深圳市宝安西乡航城大道航城创新创业园A5栋307/309

版权所有:深圳市永阜康科技有限公司  备案号:粤ICP备17113496号